

### 66.61 - Tecnología de Circuitos Integrados Trabajo Práctico Final Sintetizador de Frecuencias para un Microcontrolador con un PLL Digital

Andrew Parlane 4 de julio de 2019

# ${\rm \acute{I}ndice}$

| 2.1. Sintetizador de frecuencias . 2.2. PLL Digital                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 1.        | Obj                                                                         | etivo                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 4                                                                                                                 |  |  |  |  |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|-----------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|
| 4. Compuertas básicos  5. VCO  6. Divisor de Frecuencias  7. PFD y el Filtro de Lazo  8. PLLD  9. Sintetizador de Frecuencias  10. Conclusión  2  10. Conclusión  2  1 Un diagrama de bloques de un sintetizador de frecuencias  2. Un diagrama de bloques de un PLLD  3. Esquemático de dos inversores en cascada  4. Simulación para encontrar el mejor ratio entre $W_N \ Y \ W_P$ 5. Una selección de compuertas  6. Un Oscilador en Anillo limitado por corriente.  7. Fuente de corriente controlado por tensión  8. Simulación de la fuente de corriente controlado por tensión  9. Esquemático del VCO  10. Esquemático del VCO  11. Simulación de Frecuencia medida y estimada contra $W_N$ 12. Simulación de Frecuencia medida y estimada contra $W_N$ 13. Implementación de un divisor de frecuencias de $2^N$ 14. Prueba para el divisor de frecuencias de $2^N$ 15. Divisor de frecuencias de $2^N$ 16. Divisor de frecuencias de $2^N$ 17. Comparación entre los dos divisores de $2^N$ 18. Un PFD básico.  19. Simulación del PFD básico.  10. Simulación del PFD básico.  11. Simulación del PFD básico.  12. Simulación del Otro PFD  21. Simulación del otro PFD  22. Salida de tri-state.  23. Filtro de Lazo para usar con el PFD con salida tri-state.                                                                                              | 2.        | 2.1.                                                                        | Sintetizador de frecuencias                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 4<br>4<br>4                                                                                                       |  |  |  |  |  |
| 5. VCO  6. Divisor de Frecuencias  7. PFD y el Filtro de Lazo  8. PLLD  9. Sintetizador de Frecuencias  10. Conclusión  2  Índice de figuras  1. Un diagrama de bloques de un sintetizador de frecuencias  2. Un diagrama de bloques de un PLLD  3. Esquemático de dos inversores en cascada  4. Simulación para encontrar el mejor ratio entre $W_N$ Y $W_P$ 5. Una selección de compuertas.  6. Un Oscilador en Anillo limitado por corriente.  7. Fuente de corriente controlado por tensión.  8. Simulación de la fuente de corriente controlado por tensión.  9. Esquemático del VCO.  10. Esquemático del a prueba para VCO.  11. Simulación de Frecuencia medida y estimada contra $W_N$ .  12. Simulación de Frecuencia medida y estimada contra $W_N$ .  13. Implementación de un divisor de frecuencias de $2^N$ 14. Prueba para el divisor de frecuencias de $2^N$ 15. Divisor de frecuencias de $2N$ .  16. Divisor de frecuencias de $2N$ .  17. Comparación entre los dos divisores de $2N$ .  18. Un PFD básico.  19. Simulación del PFD básico.  20. Otro diseño de un PFD.  21. Simulación del Otro PFD.  22. Salida de tri-state.  23. Filtro de Lazo para usar con el PFD con salida tri-state.                                                                                                                                                       | 3.        | TSN                                                                         | MC 180                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 5                                                                                                                 |  |  |  |  |  |
| 6. Divisor de Frecuencias  7. PFD y el Filtro de Lazo  8. PLLD  9. Sintetizador de Frecuencias  1. Un diagrama de bloques de un sintetizador de frecuencias  1. Un diagrama de bloques de un PLLD  3. Esquemático de dos inversores en cascada  4. Simulación para encontrar el mejor ratio entre $W_N$ Y $W_P$ 5. Una selección de compuertas.  6. Un Oscilador en Anillo limitado por corriente.  7. Fuente de corriente controlado por tensión.  8. Simulación de la fuente de corriente controlado por tensión.  9. Esquemático de la prueba para VCO.  10. Esquemático de la Prueba para VCO.  11. Simulación de Frecuencia medida y estimada contra $V_N$ .  12. Simulación de Frecuencia medida y estimada contra $V_N$ .  13. Implementación de un divisor de frecuencias de $2^N$ 14. Prueba para el divisor de frecuencias de $2^N$ 15. Divisor de frecuencias de $2^N$ 16. Divisor de frecuencias de $2^N$ 17. Comparación entre los dos divisores de $2^N$ 18. Un PFD básico.  19. Simulación del PFD básico.  10. Simulación del PFD básico.  11. Simulación del PFD básico.  12. Simulación del PFD básico.  13. Simulación del PFD básico.  14. Simulación del PFD básico.  15. Simulación del PFD básico.  16. Simulación del PFD básico.                                                                                                                | 4.        | Con                                                                         | npuertas básicos                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 6                                                                                                                 |  |  |  |  |  |
| 7. PFD y el Filtro de Lazo  8. PLLD  9. Sintetizador de Frecuencias  1. Un diagrama de bloques de un sintetizador de frecuencias  1. Un diagrama de bloques de un PLLD  3. Esquemático de dos inversores en cascada  4. Simulación para encontrar el mejor ratio entre $W_N$ Y $W_P$ 5. Una selección de compuertas.  6. Un Oscilador en Anillo limitado por corriente.  7. Fuente de corriente controlado por tensión.  8. Simulación de la fuente de corriente controlado por tensión.  9. Esquemático de la prueba para VCO.  10. Esquemático de la Precuencia medida y estimada contra $V_N$ .  11. Simulación de Frecuencia medida y estimada contra $V_N$ .  12. Simulación de Frecuencia medida y estimada contra $V_N$ .  13. Implementación de un divisor de frecuencias de $2^N$ 14. Prueba para el divisor de frecuencias de $2^N$ 15. Divisor de frecuencias de $2^N$ 16. Divisor de frecuencias de $2^N$ 17. Comparación entre los dos divisores de $2^N$ 18. Un PFD básico.  19. Simulación del PFD básico.  10. Simulación del PFD básico.  11. Simulación del PFD básico.  12. Simulación del PFD básico.  13. Simulación del PFD básico.  14. Simulación del PFD básico.  15. Simulación del PFD básico.  16. Divisor de frecuencias de 2N bisulación del PFD con salida tri-state.                                                                     | <b>5.</b> | VC                                                                          | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 7                                                                                                                 |  |  |  |  |  |
| 7. PFD y el Filtro de Lazo  8. PLLD  9. Sintetizador de Frecuencias  10. Conclusión  2  11. Un diagrama de bloques de un sintetizador de frecuencias  2. Un diagrama de bloques de un PLLD  3. Esquemático de dos inversores en cascada  4. Simulación para encontrar el mejor ratio entre $W_N$ Y $W_P$ 5. Una selección de compuertas.  6. Un Oscilador en Anillo limitado por corriente.  7. Fuente de corriente controlado por tensión.  8. Simulación de la fuente de corriente controlado por tensión.  9. Esquemático de la Prueba para VCO.  10. Esquemático de la Prueba para VCO.  11. Simulación de Frecuencia medida y estimada contra $V_{IN}$ .  12. Simulación de Frecuencia medida y estimada contra $V_{IN}$ .  13. Implementación de un divisor de frecuencias de $2^N$ 14. Prueba para el divisor de frecuencias de $2^N$ 15. Divisor de frecuencias de $2^N$ 16. Divisor de frecuencias de $2^N$ 17. Comparación entre los dos divisores de $2^N$ 18. Un PFD básico.  19. Simulación del PFD básico.  10. Simulación del PFD básico.  21. Simulación del PFD básico.  22. Salida de tri-state.  23. Filtro de Lazo para usar con el PFD con salida tri-state.                                                                                                                                                                                        | 6.        |                                                                             |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                                                                                                                   |  |  |  |  |  |
| 8. PLLD 9. Sintetizador de Frecuencias 10. Conclusión 2  Índice de figuras  1. Un diagrama de bloques de un sintetizador de frecuencias 2. Un diagrama de bloques de un PLLD 3. Esquemático de dos inversores en cascada 4. Simulación para encontrar el mejor ratio entre $W_N \ Y \ W_P$ 5. Una selección de compuertas. 6. Un Oscilador en Anillo limitado por corriente. 7. Fuente de corriente controlado por tensión. 8. Simulación de la fuente de corriente controlado por tensión. 9. Esquemático del VCO. 10. Esquemático del prueba para VCO. 11. Simulación de Frecuencia medida y estimada contra $W_N$ . 12. Simulación de Frecuencia medida y estimada contra $V_{IN}$ . 13. Implementación de un divisor de frecuencias de $2^N$ . 14. Prueba para el divisor de frecuencias de $2^N$ . 15. Divisor de frecuencias de $2^N$ . 16. Divisor de frecuencias de $2^N$ . 17. Comparación entre los dos divisores de $2^N$ . 18. Un PFD básico. 19. Simulación del PFD básico. 10. Simulación del PFD básico. 11. Simulación del otro PFD. 22. Salida de tri-state. 23. Filtro de Lazo para usar con el PFD con salida tri-state.                                                                                                                                                                                                                              |           |                                                                             |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                                                                                                                   |  |  |  |  |  |
| 9. Sintetizador de Frecuencias       1         10.Conclusión       2         Índice de figuras       2         1. Un diagrama de bloques de un sintetizador de frecuencias       2         2. Un diagrama de bloques de un PLLD       3. Esquemático de dos inversores en cascada         4. Simulación para encontrar el mejor ratio entre $W_N$ Y $W_P$ 5. Una selección de compuertas.         6. Un Oscilador en Anillo limitado por corriente.       7. Fuente de corriente controlado por tensión.         8. Simulación de la fuente de corriente controlado por tensión.       9. Esquemático del VCO.         10. Esquemático de la prueba para VCO.       11. Simulación de Frecuencia medida y estimada contra $W_N$ .       1         12. Simulación de Frecuencia medida y estimada contra $W_N$ .       1         13. Implementación de un divisor de frecuencias de $2^N$ 1         14. Prueba para el divisor de frecuencias de $2^N$ 1         15. Divisor de frecuencias de $2^N$ 1         16. Divisor de frecuencias de $2^N$ 1         17. Comparación entre los dos divisores de $2^N$ 1         18. Un PFD básico.       1         19. Simulación del PFD básico.       1         20. Otro diseño de un PFD.       1         21. Simulación del otro PFD.       1         22. Salida de tri-state.       1                                        |           |                                                                             |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                                                                                                                   |  |  |  |  |  |
| Índice de figuras         1. Un diagrama de bloques de un sintetizador de frecuencias         2. Un diagrama de bloques de un PLLD         3. Esquemático de dos inversores en cascada         4. Simulación para encontrar el mejor ratio entre $W_N$ Y $W_P$ 5. Una selección de compuertas.         6. Un Oscilador en Anillo limitado por corriente.         7. Fuente de corriente controlado por tensión.         8. Simulación de la fuente de corriente controlado por tensión.         9. Esquemático del VCO.         10. Esquemático de la prueba para VCO.         11. Simulación de Frecuencia medida y estimada contra $W_N$ .       1         12. Simulación de Frecuencia medida y estimada contra $V_{IN}$ .       1         13. Implementación de un divisor de frecuencias de $2^N$ 1         14. Prueba para el divisor de frecuencias de $2^N$ 1         15. Divisor de frecuencias de $2^N$ 1         16. Divisor de frecuencias de $2^N$ 1         17. Comparación entre los dos divisores de $2^N$ 1         18. Un PFD básico.       1         19. Simulación del PFD básico.       1         20. Otro diseño de un PFD.       1         21. Simulación del otro PFD.       1         22. Salida de tri-state.       1         23. Filtro de Lazo para usar con el PFD con salida tri-state. <th>8.</th> <th>PLI</th> <th>ZD .</th> <th>17</th> | 8.        | PLI                                                                         | ZD .                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 17                                                                                                                |  |  |  |  |  |
| Índice de figuras         1. Un diagrama de bloques de un sintetizador de frecuencias         2. Un diagrama de bloques de un PLLD         3. Esquemático de dos inversores en cascada         4. Simulación para encontrar el mejor ratio entre $W_N$ Y $W_P$ 5. Una selección de compuertas.         6. Un Oscilador en Anillo limitado por corriente.         7. Fuente de corriente controlado por tensión.         8. Simulación de la fuente de corriente controlado por tensión.         9. Esquemático del VCO.         10. Esquemático de la prueba para VCO.         11. Simulación de Frecuencia medida y estimada contra $W_N$ .       1         12. Simulación de Frecuencia medida y estimada contra $V_{IN}$ .       1         13. Implementación de un divisor de frecuencias de $2^N$ 1         14. Prueba para el divisor de frecuencias de $2^N$ 1         15. Divisor de frecuencias de $2N$ .       1         16. Divisor de frecuencias de $2N$ con otro comparrador.       1         17. Comparación entre los dos divisores de $2N$ .       1         18. Un PFD básico.       1         20. Otro diseño de un PFD.       1         21. Simulación del otro PFD.       1         22. Salida de tri-state.       1         23. Filtro de Lazo para usar con el PFD con salida tri-state.       1                                                  | 9.        | Sint                                                                        | etizador de Frecuencias                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 19                                                                                                                |  |  |  |  |  |
| 1. Un diagrama de bloques de un sintetizador de frecuencias 2. Un diagrama de bloques de un PLLD 3. Esquemático de dos inversores en cascada 4. Simulación para encontrar el mejor ratio entre $W_N$ Y $W_P$ 5. Una selección de compuertas. 6. Un Oscilador en Anillo limitado por corriente. 7. Fuente de corriente controlado por tensión. 8. Simulación de la fuente de corriente controlado por tensión. 9. Esquemático del VCO. 10. Esquemático de la prueba para VCO. 11. Simulación de Frecuencia medida y estimada contra $W_N$ . 12. Simulación de Frecuencia medida y estimada contra $V_{IN}$ . 13. Implementación de un divisor de frecuencias de $2^N$ 14. Prueba para el divisor de frecuencias de $2^N$ 15. Divisor de frecuencias de $2N$ 16. Divisor de frecuencias de $2N$ 17. Comparación entre los dos divisores de $2N$ 18. Un PFD básico. 19. Simulación del PFD básico. 20. Otro diseño de un PFD. 21. Simulación del otro PFD. 22. Salida de tri-state. 23. Filtro de Lazo para usar con el PFD con salida tri-state.                                                                                                                                                                                                                                                                                                                           | 10        | .Con                                                                        | nclusión                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 21                                                                                                                |  |  |  |  |  |
| 1. Un diagrama de bloques de un sintetizador de frecuencias         2. Un diagrama de bloques de un PLLD         3. Esquemático de dos inversores en cascada         4. Simulación para encontrar el mejor ratio entre $W_N$ Y $W_P$ 5. Una selección de compuertas.         6. Un Oscilador en Anillo limitado por corriente.         7. Fuente de corriente controlado por tensión.         8. Simulación de la fuente de corriente controlado por tensión.         9. Esquemático del VCO.         10. Esquemático de la prueba para VCO.         11. Simulación de Frecuencia medida y estimada contra $W_N$ .         12. Simulación de Frecuencia medida y estimada contra $V_{IN}$ .         13. Implementación de un divisor de frecuencias de $2^N$ 14. Prueba para el divisor de frecuencias de $2^N$ 15. Divisor de frecuencias de $2N$ .         16. Divisor de frecuencias de $2N$ .         17. Comparación entre los dos divisores de $2N$ .         18. Un PFD básico.         19. Simulación del PFD básico.         20. Otro diseño de un PFD.         21. Simulación del otro PFD.         22. Salida de tri-state.         12. Filtro de Lazo para usar con el PFD con salida tri-state.                                                                                                                                                             | ,         |                                                                             |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                                                                                                                   |  |  |  |  |  |
| 2.Un diagrama de bloques de un PLLD3.Esquemático de dos inversores en cascada4.Simulación para encontrar el mejor ratio entre $W_N$ Y $W_P$ 5.Una selección de compuertas.6.Un Oscilador en Anillo limitado por corriente.7.Fuente de corriente controlado por tensión.8.Simulación de la fuente de corriente controlado por tensión.9.Esquemático del VCO.10.Esquemático de la prueba para VCO.11.Simulación de Frecuencia medida y estimada contra $W_N$ .12.Simulación de Westimada contra $V_{IN}$ .13.Implementación de un divisor de frecuencias de $2^N$ 14.Prueba para el divisor de frecuencias de $2^N$ 15.Divisor de frecuencias de $2N$ 16.Divisor de frecuencias de $2N$ 17.Comparación entre los dos divisores de $2N$ 18.Un PFD básico.19.Simulación del PFD básico.20.Otro diseño de un PFD.21.Simulación del otro PFD.22.Salida de tri-state.13.Filtro de Lazo para usar con el PFD con salida tri-state.                                                                                                                                                                                                                                                                                                                                                                                                                                               | Iı        | ndic                                                                        | ce de figuras                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                                                                                                                   |  |  |  |  |  |
| *                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |           | 2. 3. 4. 5. 6. 7. 8. 9. 10. 11. 12. 13. 14. 15. 16. 17. 18. 19. 20. 21. 22. | Un diagrama de bloques de un PLLD Esquemático de dos inversores en cascada Simulación para encontrar el mejor ratio entre $W_N$ Y $W_P$ Una selección de compuertas. Un Oscilador en Anillo limitado por corriente. Fuente de corriente controlado por tensión. Simulación de la fuente de corriente controlado por tensión. Esquemático del VCO. Esquemático de la prueba para VCO. Simulación de Frecuencia medida y estimada contra $W_N$ . Simulación de Frecuencia medida y estimada contra $V_{IN}$ . Implementación de un divisor de frecuencias de $2^N$ Prueba para el divisor de frecuencias de $2^N$ Divisor de frecuencias de $2^N$ Divisor de frecuencias de $2^N$ Con otro comparación entre los dos divisores de $2^N$ . Un PFD básico. Simulación del PFD básico. Simulación del otro PFD. Simulación del otro PFD. Salida de tri-state. | 4<br>5<br>6<br>6<br>7<br>7<br>8<br>9<br>9<br>10<br>11<br>11<br>12<br>12<br>13<br>13<br>14<br>14<br>15<br>15<br>15 |  |  |  |  |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |           | 23.<br>24.                                                                  | Filtro de Lazo para usar con el PFD con salida tri-state                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 16<br>17                                                                                                          |  |  |  |  |  |

| 25. | Simulación de un PLLD con reloj de entrada de 25 MHz, N=8 y salida 200 MHz.    | 18 |
|-----|--------------------------------------------------------------------------------|----|
| 26. | Simulación de un PLLD con reloj de entrada de 12 MHz, N=22 y salida 264 MHz.   | 19 |
| 27. | Simulación de un PLLD con reloj de entrada de 100 MHz, N=2 y salida 200 MHz.   | 19 |
| 28. | Simulación de un PLLD con reloj de entrada de 5 MHz, N=30 y salida 150 MHz.    | 19 |
| 29. | Esquemático de un sintetizador de frecuencias.                                 | 20 |
| 30. | Simulación de un sintetizador de frecuencias con reloj de entrada de 100 MHz y |    |
|     | salida 44.44 MHz                                                               | 20 |

# 1. Objetivo

El objetivo de este trabajo es diseñar un sintetizador de frecuencias para uso en un micro-controlador con un PLL digital. Debería tomar un reloj de entrada con frecuencia  $f_{ref}$  y unas señales de control y producir un reloj de salida con frecuencia  $f_o = N f_{ref}/M$ , donde N y M depende en las señales de control.

#### 2. Introducción

#### 2.1. Sintetizador de frecuencias

Un PLLD produce un reloj de salida con frecuencia  $f_o$  desde un reloj de entrada con frecuencia  $f_i$  con las restricciones:

$$f_{i_{min}} \leq f_i \leq f_{i_{max}}$$

$$f_{o_{min}} \leq f_o \leq f_{o_{max}}$$

$$f_o = Nf_i \qquad N \in \mathbb{Z}$$

$$N_{min} \leq N \leq N_{max}$$

Para obtener un mejor rango de  $f_o$  se puede dividir la salida del PLL con un divisor de frecuencias. Frecuentemente se usa otro divisor de frecuencias antes del PLL para permitir un rango de  $f_i$  más grande. Los valores de multiplicación y división pueden ser constantes o programables. Figura 1 muestra un sintetizador de frecuencias típico.



Figura 1: Un diagrama de bloques de un sintetizador de frecuencias

#### 2.2. PLL Digital

Un PLLD consista en cuatro partes:

 Un detector de fase que compara dos señales de entrada y genera una señal que representa la diferencia entre las fases.

- Un filtro de laso que ayuda el PLL estar estable.
- Un VCO (por Voltage Controlled Oscillator) que usa una tensión de entrada para cambiar la frecuencia de salida.
- Un divisor de frecuencias. La señal de salida vuelva al detector de fase como una de las entradas.

En esta forma el PLL ajuste la salida hasta un múltiple de la entrada. Figura 2 muestra un PLLD en bloques.



Figura 2: Un diagrama de bloques de un PLLD

#### 3. TSMC 180

Para comenzar tuve que aprender un poco sobre la tecnologia de TSMC 180. Leyendo los documentos dados encontré:

| Parámetro      | Valor                |
|----------------|----------------------|
| $L_{MIN}$      | $0.18\mathrm{\mu m}$ |
| $W_{MIN}$      | $0.42\mu m$          |
| $LD_{MIN}$     | $0.48\mu m$          |
| $V_{DD_{MAX}}$ | $1.8\mathrm{V}$      |

No pude encontrar una lista de capacitancias entre cada capa, pero en el spice. lib encontré  $t_{OX}=4.1\,\mathrm{nm},$  con esto pude calcular  $C\iota_{OX}=8418\,\mathrm{aF/\mu m^2}.$ 

Realicé una simulación para encontrar el mejor ratio entre  $W_N$  y  $W_P$ . Figura 3 muestra el esquemático y Figura 4 muestra el resultado. El mejor tiempo de propagación es dado cuando  $W_P = 1,5W_N$ . Así en este proyecto uso WPFACT = 1,5.



Figura 3: Esquemático de dos inversores en cascada



Figura 4: Simulación para encontrar el mejor ratio entre  $W_N$  Y  $W_P$ 

## 4. Compuertas básicos

Implementé varias compuertas básicas y realicé simulaciones para verificar su comportamiento. Los componentes que diseñe son:

- $\blacksquare$  Inversor con el drain conectado a  $V_{DD}$ y el source conectado a tierra.
- Inversor con el drain y el source exportado en el netlist.
- AND con 2 y 4 entradas.
- NAND con 2, 3 y 4 entradas.
- NOR con 2 entradas.
- OR con 2 entradas.
- XNOR con 2 entradas.
- Transmission Gate.
- MUX con 2 vias.
- MUX con 4 vias y salida invertido.
- FFD con reset asincróno.

Cada compuerta consiste de un .asc y un .asy, y es parametrizado, así que cada instancia puede usar tamaños diferentes. Figura 5 muestra una selección de las compuertas.



Figura 5: Una selección de compuertas.

### 5. VCO

Hay varias formas construir un VCO (por Voltage Controlled Oscillator), elegí usar un oscilador en anillo limitado por corriente. Figura 6 muestra la idea. Funciona cómo un oscilador en anillo normal pero los fuentes de corrientes controlan el tiempo de propagación del inversor, cambiando la frecuencia de operación.



Figura 6: Un Oscilador en Anillo limitado por corriente.

$$C_{tot} = \frac{5}{2}Ct_{OX}(W_NL_N + W_PL_P)$$
  
$$f = \frac{I_D}{NC_{tot}V_{DD}}$$

Donde N es el número de inversores en el anillo, y  $W_N, L_N, W_P, L_P$  son los anchos y largos de los transistores en los inversores. Elegí una corriente central de 10  $\mu$ A que me da por inversores mínimos, y N=7:

$$C_{tot} = 4.0 \, \text{fF}$$
  
 $f = 198.4 \, \text{MHz}$ 

El primer parte consistío en diseñar una fuente de corriente controlado por tensión. La figura 7 muestra el diseño utilizado.



Figura 7: Fuente de corriente controlado por tensión.

El resistor R1 controla la pendiente de corriente contra tensión de  $V_{IN}$  y permite mejorar la linealidad de esta transferencia. El resistor R2 controla el corriente mínimo cuándo  $V_{IN} < V_T$ . Luego, simulando y aplicando un método iterativo se hallaron los siguientes valores:

$$W_M 1 = 4.0 \, \mu \mathrm{m}$$
  $W_M 2 = 6.0 \, \mu \mathrm{m}$   $W_M 1R = 12.0 \, \mu \mathrm{m}$   $W_M 2R = 18.0 \, \mu \mathrm{m}$   $L = 0.9 \, \mu \mathrm{m}$   $R1 = 20.0 \, \mathrm{k}\Omega$   $R2 = 86.0 \, \mathrm{k}\Omega$ 

Que me da la salida verde mostrada en figura 8. Una corriente mínima de  $5.0\,\mu\text{A}$ , una corriente central de  $9.9\,\mu\text{A}$ , y una corriente máxima de  $20.4\,\mu\text{A}$ . La pendiente es aproximadamente lineal para  $V_{IN}>0.7\,\text{V}$ , cómo muestra la línea verde oscura, con una ecuación de  $I_D=V_{IN}\cdot 11.8\,\mu\text{A}/\text{V}-0.8\,\mu\text{A}$ . La salida roja es por el fuente de corriente con  $R_2=\infty\Omega$ , tiene aproximadamente la misma pendiente de la salida con  $R_2=86\,\text{k}\Omega$ , pero tiene  $I_D\approx 0\,\mu\text{A}$  para  $V_{IN}<0.4\,\text{V}$ .



Figura 8: Simulación de la fuente de corriente controlado por tensión.

Figura 9 muestra el esquemático del VCO, y Figura 10 muestra el esquemático de prueba con todos los parámetros. Usa directivos de SPICE para medir y calcular la frecuencia promedio y el duty cycle sobre 100 ciclos. También calcula la frecuencia de salida esperada usando las ecuaciones anteriores. Encontré que la práctica y la teoría son diferentes para inversores mínimos, así realicé otras simulaciones para ver cómo cambiando  $W_N$  afecta estos valores. Figura 11 muestra el resultado. La frecuencia calculada y medida están iguales por  $W_N=0.52\,\mu\mathrm{m}$  y  $V_{IN}=0.9\,\mathrm{V}$ . Luego, simulando frecuencia contra  $V_{IN}$  usando valores de  $W_N$  cerca de  $0.52\,\mu\mathrm{m}$  encontré que la pendiente es el más lineal para  $W_N=0.57\,\mu\mathrm{m}$ , así usé eso valor en mi diseño final.



Figura 9: Esquemático del VCO.



Figura 10: Esquemático de la prueba para VCO.



Figura 11: Simulación de Frecuencia medida y estimada contra  $W_N$ .

Figura 12 muestra cómo cambia la frecuencia simulada y calculada con  $V_{IN}$ . La pendiente del parte lineal es aproximadamente  $200\,\mathrm{MHz/V}$  dando un  $K_{VCO}=2\pi\cdot200\,\mathrm{MHz/V}=1.26\times10^9\,\mathrm{rad/(V\,s)}$ . Se observa que ambas son similares para  $V_{IN}$  entre  $0.4\,\mathrm{V}$  y  $1.2\,\mathrm{V}$ 



Figura 12: Simulación de Frecuencia medida y estimada contra  $V_{IN}$ .

#### 6. Divisor de Frecuencias

Hay varias arquitecturas para implementar divisores de frecuencias, cual es mejor depende en la especificación del proyecto. Para este trabajo quise dividir por un valor programable.

Al principio implemente un divisor de frecuencias que puede dividir por  $2^N$ . La implementación es N FFDs en cascada cómo muestra Figura 13. Cada ciclo del clkIn hace que div2 invierte su valor, así div2 completa un ciclo cada dos ciclos del clkIn. Después div4 completa un ciclo cada dos ciclos del div2, o cuatro ciclos del clkIn, etc... Mi implementación solo permite dividir hasta  $2^4 = 16$ , para dividir por factores más altos puede conectar dos de los componentes en cascada. Un MUX puede ser usado para elegir la salida querido, como muestra Figura 14.



Figura 13: Implementación de un divisor de frecuencias de  $2^N$ 

La desventaja de esta arquitectura es que cuando se usa en un PLLD, solo se permite obtener una o dos frecuencias válidas. Por ejemplo con el VCO descripto en la sección anterior, la salida del VCO tiene que ser entre  $60\,\mathrm{MHz}$  y  $330\,\mathrm{MHz}$ . Por un reloj de entrada de  $12\,\mathrm{MHz}$  solo se puede sintetizar una salida de  $96\,\mathrm{MHz}$  usando un divisor de 8, o de  $192\,\mathrm{MHz}$  usando un divisor de 16. Un divisor de 4 da una salida de  $48\,\mathrm{MHz}$  y un divisor de 32 da una salida de  $384\,\mathrm{MHz}$ , ambos de los dos están afuera del rango de la operación del VCO.



Figura 14: Prueba para el divisor de frecuencias de  $2^N$ 

En este proyecto estoy intentando diseñar un PLLD por un micro, que puede ser utilizado en un rango de entornos grandes, así un divisor que puede producir un rango lineal de salidas será mejor. Así implementé un componente que divide por 2N. Figura 15 muestra una implementación. De nuevo usa una cadena de FFDs, pero este vez se usa como un contador digital. Unas compuertas XNOR hacen una comparación entre el valor del contador Q y el factor de división querido P. Cuando todos los bits están iguales invierte el clkOut. También implementé un otro divisor, mostrado en Figura 16, que es muy parecido. La única diferencia es el diseño del comparador. Figura 17 muestra una simulación comparando los dos. El primer diseño (con las compuertas XNOR) es aproximadamente 270 ps más rápido que el segundo, así elegí usar eso. Los dos diseños no funcionan cuando P=0 y dan una salida con frecuencia  $f_{out}=f_{in}/2P$  por los demás valores de P.



Figura 15: Divisor de frecuencias de 2N.



Figura 16: Divisor de frecuencias de 2N con otro comparrador.



Figura 17: Comparación entre los dos divisores de 2N.

Con este divisor de frecuencias, el VCO de la sección anterior y un reloj de entrada de 12 MHz, podríamos producir 11 salidas con frecuencias entre  $72 \,\mathrm{MHz}$  y  $312 \,\mathrm{MHz}$ , lo que es mucho mejor que las dos frecuencias posibles con el divisor de  $2^N$ .

### 7. PFD y el Filtro de Lazo

El PFD (por Phase Frequency Detector) es un componente que toma dos señales y indique la diferencia entre sus fases. Figura 18 muestra una implementación de un PFD. En el primer flanco ascendente de dClock o clkIn la salida de su FFD cambia a un uno. Cuando llega el flanco de la otra señal, la salida de su FFD cambia a un uno también, así la salida de la compuerta AND cambia a un uno y pone a cero los dos FFDs. Así la salida UP o DOWN es alto por el tiempo entre los flancos ascendentes de los relojes. Estas dos señales pueden ser juntadas para

indicar la diferencia en fase. Usando directivas de SPICE simulé el tiempo que las señales UP y DOWN estuvieron alto por cada offset entre los relojes entre  $-800\,\mathrm{ps}$  y  $800\,\mathrm{ps}$  en intervales de  $10\,\mathrm{ps}$ , figura 19 muestra los resultados.



Figura 18: Un PFD básico.



Figura 19: Simulación del PFD básico.

Figura 20 muestra otro diseño de un PFD, y Figura 21 muestra el ancho de los señales UP y DOWN. En este diseño hay un pequeño "dead zone" cuándo ninguno de los señales UP y DOWN están altos, pero en el diseño básico hay una superposición de aproximadamente 280 ps cuándo los dos señales están altos al mismo tiempo.



Figura 20: Otro diseño de un PFD.



Figura 21: Simulación del otro PFD.

Para juntar UP y DOWN uso una salida de tri-state, Figura 22 muestra el esquemático. Cuando UP o DOWN están altos, la carga sobre los drains puede cargar o descargar, pero cuando ninguno de los señales están altos, la salida tiene alta impedancia. El gain del PFD con la salida tri-state es  $K_{PD_{tri}} = V_{DD}/4\pi$ .

Finalmente es necesario pasar la salida del PFD por un filtro. El filtro usado es mostrado en Figura 23. La función de transferencia del filtro de lazo es:  $K_F = \frac{1+sR_2C}{s(R_1+R_2)C}$ .



Figura 22: Salida de tri-state.



 ${\bf Figura~23:}$  Filtro de Lazo para usar con el PFD con salida tri-state.

### 8. PLLD

Figura 24 muestra el esquemático final del PLLD con todos los componentes conectados.



Figura 24: Esquemático del PLLD entero.

Las ecuaciones para este PLL son:

$$\begin{split} H(s) &= \frac{K_{PD_{tri}}K_{F}K_{VCO}}{s + \frac{1}{N}K_{PD_{tri}}K_{F}K_{VCO}} \\ \omega_{n} &= \sqrt{\frac{K_{PD_{tri}}K_{VCO}}{N(R_{1} + R_{2})C}} \\ \zeta &= \frac{\omega_{n}}{2}R_{2}C \\ \Delta\omega_{L} &= 4\pi\zeta\omega_{n} \\ \Delta\omega_{P} &= \frac{\pi}{2}\sqrt{2\zeta\omega_{n}K_{VCO}K_{PD_{tri}} - \omega_{n}^{2}} \end{split}$$

#### Donde:

- H(s) = La función de transferencia de fase.
- $\omega_n$  = La frecuencia natural.
- $\zeta$  = El factor de amortiguamiento.
- $\Delta\omega_L$  = El rango de lock.
- ullet N = El factor de división.
- $\Delta\omega_P$  = El rango de pull-in.

Comenzando con  $\zeta=1$ ,  $\Delta\omega_L=20\,\mathrm{MHz}\cdot 2\pi$  y N=8. Encontramos  $\omega_n=10\times 10^6\,\mathrm{rad/s}$  y  $R_2C=200\,\mathrm{ns}$ . Eligiendo  $C=10\,\mathrm{pF}$  y  $R_2=20\,\mathrm{k}\Omega$ , podríamos encontrar  $R_1=2.56\,\mathrm{k}\Omega$ . Porque queremos tener N programable podríamos volver calcular  $\omega_n$ ,  $\zeta$ ,  $\Delta\omega_L$ , y  $\omega_P$  por cada N entre 2 y 30.

| N  | $\omega_n \; (\mathrm{rad/s})$ | $F_N \text{ (MHz)}$ | ζ   | $\omega_L \; (\mathrm{rad/s})$ | $F_L$ (MHz) | $\omega_P \text{ (rad/s)}$ | $F_P \text{ (MHz)}$ |
|----|--------------------------------|---------------------|-----|--------------------------------|-------------|----------------------------|---------------------|
| 2  | $20.00 \times 10^6$            | 3.18                | 2.0 | $503 \times 10^{6}$            | 80          | $521 \times 10^{6}$        | 83                  |
| 4  | $14.14 \times 10^6$            | 2.25                | 1.4 | $251 \times 10^{6}$            | 40          | $401 \times 10^{6}$        | 64                  |
| 6  | $11.55 \times 10^{6}$          | 1.84                | 1.2 | $168 \times 10^{6}$            | 27          | $321 \times 10^{6}$        | 51                  |
| 8  | $10.00 \times 10^6$            | 1.59                | 1.0 | $126 \times 10^{6}$            | 20          | $270 \times 10^{6}$        | 43                  |
| 10 | $8.94 \times 10^{6}$           | 1.42                | 0.9 | $101 \times 10^{6}$            | 16          | $235 \times 10^{6}$        | 37                  |
| 12 | $8.16 \times 10^{6}$           | 1.30                | 0.8 | $84 \times 10^{6}$             | 13          | $209 \times 10^{6}$        | 33                  |
| 14 | $7.56 \times 10^{6}$           | 1.20                | 0.8 | $72 \times 10^{6}$             | 11          | $189 \times 10^{6}$        | 30                  |
| 16 | $7.07 \times 10^{6}$           | 1.13                | 0.7 | $63 \times 10^{6}$             | 10          | $173 \times 10^{6}$        | 27                  |
| 18 | $6.67 \times 10^{6}$           | 1.06                | 0.7 | $56 \times 10^{6}$             | 9           | $160 \times 10^{6}$        | 25                  |
| 20 | $6.32 \times 10^{6}$           | 1.01                | 0.6 | $50 \times 10^{6}$             | 8           | $149 \times 10^{6}$        | 24                  |
| 22 | $6.03 \times 10^{6}$           | 0.96                | 0.6 | $46 \times 10^{6}$             | 7           | $139 \times 10^{6}$        | 22                  |
| 24 | $5.77 \times 10^{6}$           | 0.92                | 0.6 | $42 \times 10^{6}$             | 7           | $131 \times 10^{6}$        | 21                  |
| 26 | $5.55 \times 10^{6}$           | 0.88                | 0.6 | $39 \times 10^{6}$             | 6           | $124 \times 10^{6}$        | 20                  |
| 28 | $5.35 \times 10^{6}$           | 0.85                | 0.5 | $36 \times 10^{6}$             | 6           | $118 \times 10^{6}$        | 19                  |
| 30 | $5.16\times10^{6}$             | 0.82                | 0.5 | $34 \times 10^{6}$             | 5           | $112 \times 10^{6}$        | 18                  |

Tabla 1. Dinámica del sistema para diferentes valores de N

Las Figuras 25, 26, 27 y 28 muestran varias simulaciones del PLLD entero con diferentes frecuencias de entrada entre 5 MHz y 100 MHz y diferentes valores de N entre 2 y 30.  $V_{IN}$  es la entrada del VCO, y en todos los casos el sistema se enciende a t = 0  $\mu$ s.



 ${\bf Figura~25:~Simulaci\'on~de~un~PLLD~con~reloj~de~entrada~de~25\,MHz,~N=8~y~salida~200\,MHz.}$ 



Figura 26: Simulación de un PLLD con reloj de entrada de 12 MHz, N=22 y salida 264 MHz.



Figura 27: Simulación de un PLLD con reloj de entrada de 100 MHz, N=2 y salida 200 MHz.



Figura 28: Simulación de un PLLD con reloj de entrada de 5 MHz, N=30 y salida 150 MHz.

### 9. Sintetizador de Frecuencias

El PLLD mostrado el la última sección tiene unas restricciones. La salida está limitado por el rango de operación del VCO lo que es 60 MHz a 330 MHz, y también la salida tiene que ser  $2N \cdot f_{ref}$ . Por ejemplo la única salida posibles para un reloj de entrada de 100 MHz es 200 MHz. Un sintetizador de frecuencias típicamente tiene un divisor antes y después del PLLD. Ese

se permite obtener más frecuencias desde la misma reloj de referencia. Figura 1 muestra un diagrama en bloques de un sintetizador de frecuencias. La salida ahora puede ser  $\frac{nf_{ref}}{2pm}$  para  $n,m,p\in\mathbb{Z}$ , siempre y cuando  $\frac{nf_{ref}}{p}$  es en el rango de operación del VCO. En el caso de una entrada de  $100\,\mathrm{MHz}$  se puede sintetizar muchas más frecuencias que antes. Por ejemplo:

| p  | n  | $f_{pll}$            | m  | $f_{fs}$            |
|----|----|----------------------|----|---------------------|
| 2  | 6  | $300\mathrm{MHz}$    | 1  | $300\mathrm{MHz}$   |
| 6  | 16 | $266.67\mathrm{MHz}$ | 6  | $44.44\mathrm{MHz}$ |
| 10 | 8  | $80\mathrm{MHz}$     | 10 | $8\mathrm{MHz}$     |



Figura 29: Esquemático de un sintetizador de frecuencias.

Figura 29 muestra el esquemático de un sintetizador de frecuencias, y la figura 30 muestra una simulación del sintetizador de frecuencias para obtener un reloj de  $44.44\,\mathrm{MHz}$  desde un reloj de entrada de  $100\,\mathrm{MHz}$ , con una frecuencia intermedio de  $266.67\,\mathrm{MHz}$ , usando un prescalar de /6, un PLL de \*16, y un postscalar de /6.



**Figura 30:** Simulación de un sintetizador de frecuencias con reloj de entrada de  $100\,\mathrm{MHz}$  y salida  $44.44\,\mathrm{MHz}$ .

### 10. Conclusión

En este proyecto, implementé y simulé un sintetizador de frecuencias que puede generar un reloj con un rango de frecuencias amplio, configurable por tres parámetros digitales: El prescalar "p", el factor de multiplicación del PLLD "n" y el postscalar "m". La frecuencia de la salida es especificado por:

$$f_{pll} = \frac{nf_{ref}}{p}$$

$$f_o = \frac{f_{pll}}{m} = \frac{nf_{ref}}{pm}$$

$$60 \text{ MHz} < f_{pll} < 330 \text{ MHz}$$

$$n, m, p \in \mathbb{Z} \text{ y multiples de 2}$$

$$2 \le n, m, p \le 30$$

La salida máxima del sintetizador de frecuencias es 165 MHz, pero con un pequeño cambio para permitir bypass el postscalar, la frecuencia de salida máxima será 330 MHz. En la propuesta especifica una frecuencia máxima de 1 GHz, no pude lograr esto por las limitaciones de mi implementación del VCO. Un proyecto para el futuro puede ser mejorar el VCO para permitir obtener frecuencias más altas.

Otra proyecto para el futuro será la implementación de un banco de capacitores y resistores en el filtro de lazo, configurable por el parámetro n. Esto se permite mejorar la dinámica del sistema.

### Referencias

- [1] R. Jacob Baker (2010) CMOS: Circuit design, layout and simulation, Wiley-IEEE Press, 3rd edition.
- [2] Suman, Shruti & G Sharma, K & Ghosh, Pradip. (2016). Analysis and Design of Current Starved Ring VCO. 10.1109/ICEEOT.2016.7755299.
- [3] Rushabh Mehta (2016) Ddesign and Implementation of a phase locked loop for high-speed serial links. University of Illinois. http://emlab.uiuc.edu/jose/Theses/mehta\_ms.pdf.
- [4] Passive Filters. http://aries.ucsd.edu/najmabadi/CLASS/ECE60L/02-S/NOTES/filter.pdf.